几种常用逻辑电平电路的特点及应用

几种常用逻辑电平电路的特点及应用

发布时间:2005-12-25 来源: 应用领域:邮电

ONT face=Verdana> 引 言

在通用的电子器件设备中,TTL 和CMOS 电路的应用非常广泛。但是面对现在系统日益复杂,传输的数据量越来越大,实时性要求越来越高,传输距离越来越长的发展趋势,掌握高速数据传输的逻辑电平知识和设计能力就显得更加迫切了。

1 几种常用高速逻辑电平

1.1LVDS 电平

LVDS (Low Voltage Differential Signal)即低电压差分信号,LVDS 接口又称RS644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。

LVDS 的典型工作原理如图1所示。最基本的LVDS 器件就是LVDS 驱动器和接收器。LVDS 的驱动器由驱动差分线对的电流源组成,电流通常为3.5 mA。LVDS 接收器具有很高的输入阻抗,因此驱动器输出的大部分电流都流过100 Ω的匹配电阻,并在接收器的输入端产生大约350 mV的电压。当驱动器翻转时,它改变流经电阻的电流方向,因此产生有效的逻辑“1”和逻辑“0”状态。

LVDS 技术在两个标准中被定义:ANSI/TIA/EIA644 (1995年11月通过) 和IEEE P1596.3 (1996年3月通过) 。这两个标准中都着重定义了LVDS 的电特性,包括: ① 低摆幅(约为350 mV)。低电流驱动模式意味着可实现高速传输。

ANSI/TIA/EIA644建议了655 Mb/s的最大速率和1.923 Gb/s的无失真通道上的理论极限速率。

② 低压摆幅。恒流源电流驱动,把输出电流限制到约为3.5 mA左右,使跳变期间的尖峰干扰最小,因而产生的功耗非常小。这允许集成电路密度的进一步提高,即提高了PCB 板的效能,减少了成本。

③ 具有相对较慢的边缘速率(dV/dt约为0.300 V/0.3 ns,即为1 V/ns), 同时采用差分传输形式,使其信号噪声和EMI 都大为减少,同时也具有较强的抗干扰能力。 所以,LVDS 具有高速、超低功耗、低噪声和低成本的优良特性。

LVDS 的应用模式可以有四种形式:

① 单向点对点(point to point),这是典型的应用模式。

② 双向点对点(point to point),能通过一对双绞线实现双向的半双工通信。可以由标准的LVDS 的驱动器和接收器构成;但更好的办法是采用总线LVDS 驱动器,即BLVDS, 这是为总线两端都接负载而设计的。

③ 多分支形式(multidrop),即一个驱动器连接多个接收器。当有相同的数据要传给多个负载时,可以采用这种应用形式。 ④ 多点结构(multipoint )。此时多点总线支持多个驱动器,也可以采用BLVDS 驱动器。它可以提供双向的半双工通信,但是在任一时刻,

只能有一个驱动器工作。因而发送的优先权和总线的仲裁协议都需要依据不同的应用场合,选用不同的软件协议和硬件方案。

为了支持LVDS 的多点应用,即多分支结构和多点结构,2001年新推出的多点低压差分信号(MLVDS )国际标准ANSI/TIA/EIA 8992001,规定了用于多分支结构和多点结构的MLVDS 器件的标准,目前已有一些MLVDS 器件面世。

LVDS 技术的应用领域也日渐普遍。在高速系统内部、系统背板互连和电缆传输应用中,驱动器、接收器、收发器、并串转换器/串并转换器以及其他LVDS 器件的应用正日益广泛。接口芯片供应商正推进LVDS 作为下一代基础设施的基本构造模块,以支持手机基站、中心局交换设备以及网络主机和计算机、工作站之间的互连。

1.2ECL 电平

ECL(EmitterCoupled Logic)即射极耦合逻辑,是带有射随输出结构的典型输入输出接口电路,如图2所示。

ECL 电路的最大特点是其基本门电路工作在非饱和状态,因此ECL 又称为非饱和性逻辑。也正因为如此,ECL 电路的最大优点是具有相当高的速度。这种电路的平均延迟时间可达几个ns 数量级甚至更少。传统的ECL 以VCC 为零电压,VEE 为-5.2 V电源,

VOH=VCC-0.9 V=-0.9 V,VOL=VCC-1.7 V=-1.7 V,所以ECL 电路的逻辑摆幅较小(仅约0.8 V)。当电路从一种状态过渡到另一种状态时,对寄生电容的充放电时间将减少,这也是ECL 电路具有高开关速度的重要原因。另外,ECL 电路是由一个差分对管和一对射随器组成的,所以输入阻抗大,输出阻抗小,驱动能力强,信号检测能力高,差分输出,抗共模干扰能力强;但是由于单元门的开关管对是轮流导通的,对整个电路来讲没有“截止”状态,所以电路的功耗较大。

如果省掉ECL 电路中的负电源,采用正电源的系统(+5 V),可将VCC 接到正电源而VEE 接到零点。这样的电平通常被称为PECL (Positive Emitter Coupled Logic)。如果采用+3.3 V供电,则称为LVPECL 。当然,此时高低电平的定义也是不同的。它的电路如图3、4所示。其中,输出射随器工作在正电源范围内,其电流始终存在。这样有利于提高开关速度,而且标准的输出负载是接50Ω至VCC-2 V的电平上。

在使用PECL 电路时要注意加电源去耦电路,以免受噪声的干扰。输出采用交流耦合还是直流耦合,对负载网络的形式将会提出不同的需求。直流耦合的接口电路有两种工作模式:其一,对应于近距离传送的情况,采用发送端加到地偏置电阻,接收端加端接电阻模式;其二,对应于较远距离传送的情况,采用接收端通过电阻对提供截止电平VTT 和50 Ω的匹配负载的模式。以上都有标准的工作模式可供参考,不必赘述。对于交流耦合的接口电路,也有一种标准工作模式,即发送端加到地偏置电阻,耦合电容靠近发送端放置,接收端通过电阻对提供共模电平VBB 和50 Ω的匹配负载的模式。

(P)ECL是高速领域内一种十分重要的逻辑电路,它的优良特性使它广泛应用于高速计算机、高速计数器、数字通信系统、雷达、测量仪器和频率合成器等方面。 1.3CML 电平 CML 电平是所有高速数据接口中最简单的一种。其输入和输出是匹配好的,减少了外

围器件,适合于更高频段工作。它的输出结构如图5所示。

CML 接口典型的输出电路是一个差分对形式。该差分对的集电极电阻为50 Ω,输出信号的高低电平切换是靠共发射极差分对的开关控制的。差分对的发射极到地的恒流源典型值为16 mA。假定CML 的输出负载为一个50 Ω上拉电阻,则单端CML 输出信号的摆幅为VCC~VCC-0.4 V。在这种情况下,差分输出信号摆幅为800 mV。信号摆幅较小,所以功耗很低,CML 接口电平功耗低于ECL 的1/2,而且它的差分信号接口和 ECL 、LVDS 电平具有类似的特点。

CML 到CML 之间的连接分两种情况:当收发两端的器件使用相同的电源时,CML 到CML 可以采用直流耦合方式,不用加任何器件;当收发两端器件采用不同电源时,一般要考虑交流耦合, 中间加耦合电容(注意这时选用的耦合电容要足够大,以避免在较长连0 或连1 情况出现时,接收端差分电压变小)。

但它也有些不足,即由于自身驱动能力有限,CML 更适于芯片间较短距离的连接,而且CML 接口实现方式不同用户间差异较大,所以现有器件提供CML 接口的数目还不是非常多。

2 各种逻辑电平之间的比较和互连转化

2.1各种逻辑电平之间的比较

这几种高速逻辑电平在目前都有应用,但它们在总线结构、功率消耗、传输速率、耦合方式等方面都各有特点。为了便于应用比较,现归纳以上三类电平各方面的特点,如表1所列。

2.2各种逻辑电平之间的互连

这三类电平在互连时,首先要考虑的就是它们的电平大小和电平摆幅各不一样,必须使输出电平经过中间的电阻转换网络后落在输入电平的有效范围内。各种电平的摆幅比较如图6所示。

其次,电阻网络要考虑到匹配问题。例如我们知道,当负载是50 Ω接到VCC-2 V 时,

LVPECL 的输出性能是最优的,因此考虑的电阻网络应该与最优负载等效;LVDS 的输入差分阻抗为100 Ω,或者每个单端到虚拟地为50 Ω,该阻抗不提供直流通路,这里意味着LVDS 输入交流阻抗与直流阻抗不等,电阻值的选取还必须根据直流或交流耦合的不同情况作不同的选取。另外,电阻网络还必须与传输线匹配。

另一个问题是电阻网络需要在功耗和速度方面折中考虑:既允许电路在较高的速度下工作,又尽量不出现功耗过大。

下面以图7所示的LVPECL 到LVDS 的直流耦合连接为例,来说明以上所讨论的原则。

传输线阻抗匹配原则:

Z≈R1//(R2+R3)

根据LVPCEL 输出最优性能:

降低LVPECL 摆幅以适应LVDS 的输入范围:Gain=R3/(R2+R3)

根据实际情况,选择满足以上约束条件的电阻值,例如当传输线特征阻抗为50 Ω时,可取R1=120 Ω,R2=58 Ω,R3=20 Ω即能完成互连。

由于LVDS 通常用作并联数据的传输,数据速率为155 Mbps、622 Mbps或1.25 Gbps ;而CML 常用来做串行数据的传输,数据速率为2.5 Gbps或10 Gbps。一般情况

下,在传输系统中没有CML 和LVDS 的互连问题。

结语

本文粗浅地讨论了几种目前应用较多的高速电平技术。复杂高速的通信系统背板,大屏幕

几种常用逻辑电平电路的特点及应用

发布时间:2005-12-25 来源: 应用领域:邮电

ONT face=Verdana> 引 言

在通用的电子器件设备中,TTL 和CMOS 电路的应用非常广泛。但是面对现在系统日益复杂,传输的数据量越来越大,实时性要求越来越高,传输距离越来越长的发展趋势,掌握高速数据传输的逻辑电平知识和设计能力就显得更加迫切了。

1 几种常用高速逻辑电平

1.1LVDS 电平

LVDS (Low Voltage Differential Signal)即低电压差分信号,LVDS 接口又称RS644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。

LVDS 的典型工作原理如图1所示。最基本的LVDS 器件就是LVDS 驱动器和接收器。LVDS 的驱动器由驱动差分线对的电流源组成,电流通常为3.5 mA。LVDS 接收器具有很高的输入阻抗,因此驱动器输出的大部分电流都流过100 Ω的匹配电阻,并在接收器的输入端产生大约350 mV的电压。当驱动器翻转时,它改变流经电阻的电流方向,因此产生有效的逻辑“1”和逻辑“0”状态。

LVDS 技术在两个标准中被定义:ANSI/TIA/EIA644 (1995年11月通过) 和IEEE P1596.3 (1996年3月通过) 。这两个标准中都着重定义了LVDS 的电特性,包括: ① 低摆幅(约为350 mV)。低电流驱动模式意味着可实现高速传输。

ANSI/TIA/EIA644建议了655 Mb/s的最大速率和1.923 Gb/s的无失真通道上的理论极限速率。

② 低压摆幅。恒流源电流驱动,把输出电流限制到约为3.5 mA左右,使跳变期间的尖峰干扰最小,因而产生的功耗非常小。这允许集成电路密度的进一步提高,即提高了PCB 板的效能,减少了成本。

③ 具有相对较慢的边缘速率(dV/dt约为0.300 V/0.3 ns,即为1 V/ns), 同时采用差分传输形式,使其信号噪声和EMI 都大为减少,同时也具有较强的抗干扰能力。 所以,LVDS 具有高速、超低功耗、低噪声和低成本的优良特性。

LVDS 的应用模式可以有四种形式:

① 单向点对点(point to point),这是典型的应用模式。

② 双向点对点(point to point),能通过一对双绞线实现双向的半双工通信。可以由标准的LVDS 的驱动器和接收器构成;但更好的办法是采用总线LVDS 驱动器,即BLVDS, 这是为总线两端都接负载而设计的。

③ 多分支形式(multidrop),即一个驱动器连接多个接收器。当有相同的数据要传给多个负载时,可以采用这种应用形式。 ④ 多点结构(multipoint )。此时多点总线支持多个驱动器,也可以采用BLVDS 驱动器。它可以提供双向的半双工通信,但是在任一时刻,

只能有一个驱动器工作。因而发送的优先权和总线的仲裁协议都需要依据不同的应用场合,选用不同的软件协议和硬件方案。

为了支持LVDS 的多点应用,即多分支结构和多点结构,2001年新推出的多点低压差分信号(MLVDS )国际标准ANSI/TIA/EIA 8992001,规定了用于多分支结构和多点结构的MLVDS 器件的标准,目前已有一些MLVDS 器件面世。

LVDS 技术的应用领域也日渐普遍。在高速系统内部、系统背板互连和电缆传输应用中,驱动器、接收器、收发器、并串转换器/串并转换器以及其他LVDS 器件的应用正日益广泛。接口芯片供应商正推进LVDS 作为下一代基础设施的基本构造模块,以支持手机基站、中心局交换设备以及网络主机和计算机、工作站之间的互连。

1.2ECL 电平

ECL(EmitterCoupled Logic)即射极耦合逻辑,是带有射随输出结构的典型输入输出接口电路,如图2所示。

ECL 电路的最大特点是其基本门电路工作在非饱和状态,因此ECL 又称为非饱和性逻辑。也正因为如此,ECL 电路的最大优点是具有相当高的速度。这种电路的平均延迟时间可达几个ns 数量级甚至更少。传统的ECL 以VCC 为零电压,VEE 为-5.2 V电源,

VOH=VCC-0.9 V=-0.9 V,VOL=VCC-1.7 V=-1.7 V,所以ECL 电路的逻辑摆幅较小(仅约0.8 V)。当电路从一种状态过渡到另一种状态时,对寄生电容的充放电时间将减少,这也是ECL 电路具有高开关速度的重要原因。另外,ECL 电路是由一个差分对管和一对射随器组成的,所以输入阻抗大,输出阻抗小,驱动能力强,信号检测能力高,差分输出,抗共模干扰能力强;但是由于单元门的开关管对是轮流导通的,对整个电路来讲没有“截止”状态,所以电路的功耗较大。

如果省掉ECL 电路中的负电源,采用正电源的系统(+5 V),可将VCC 接到正电源而VEE 接到零点。这样的电平通常被称为PECL (Positive Emitter Coupled Logic)。如果采用+3.3 V供电,则称为LVPECL 。当然,此时高低电平的定义也是不同的。它的电路如图3、4所示。其中,输出射随器工作在正电源范围内,其电流始终存在。这样有利于提高开关速度,而且标准的输出负载是接50Ω至VCC-2 V的电平上。

在使用PECL 电路时要注意加电源去耦电路,以免受噪声的干扰。输出采用交流耦合还是直流耦合,对负载网络的形式将会提出不同的需求。直流耦合的接口电路有两种工作模式:其一,对应于近距离传送的情况,采用发送端加到地偏置电阻,接收端加端接电阻模式;其二,对应于较远距离传送的情况,采用接收端通过电阻对提供截止电平VTT 和50 Ω的匹配负载的模式。以上都有标准的工作模式可供参考,不必赘述。对于交流耦合的接口电路,也有一种标准工作模式,即发送端加到地偏置电阻,耦合电容靠近发送端放置,接收端通过电阻对提供共模电平VBB 和50 Ω的匹配负载的模式。

(P)ECL是高速领域内一种十分重要的逻辑电路,它的优良特性使它广泛应用于高速计算机、高速计数器、数字通信系统、雷达、测量仪器和频率合成器等方面。 1.3CML 电平 CML 电平是所有高速数据接口中最简单的一种。其输入和输出是匹配好的,减少了外

围器件,适合于更高频段工作。它的输出结构如图5所示。

CML 接口典型的输出电路是一个差分对形式。该差分对的集电极电阻为50 Ω,输出信号的高低电平切换是靠共发射极差分对的开关控制的。差分对的发射极到地的恒流源典型值为16 mA。假定CML 的输出负载为一个50 Ω上拉电阻,则单端CML 输出信号的摆幅为VCC~VCC-0.4 V。在这种情况下,差分输出信号摆幅为800 mV。信号摆幅较小,所以功耗很低,CML 接口电平功耗低于ECL 的1/2,而且它的差分信号接口和 ECL 、LVDS 电平具有类似的特点。

CML 到CML 之间的连接分两种情况:当收发两端的器件使用相同的电源时,CML 到CML 可以采用直流耦合方式,不用加任何器件;当收发两端器件采用不同电源时,一般要考虑交流耦合, 中间加耦合电容(注意这时选用的耦合电容要足够大,以避免在较长连0 或连1 情况出现时,接收端差分电压变小)。

但它也有些不足,即由于自身驱动能力有限,CML 更适于芯片间较短距离的连接,而且CML 接口实现方式不同用户间差异较大,所以现有器件提供CML 接口的数目还不是非常多。

2 各种逻辑电平之间的比较和互连转化

2.1各种逻辑电平之间的比较

这几种高速逻辑电平在目前都有应用,但它们在总线结构、功率消耗、传输速率、耦合方式等方面都各有特点。为了便于应用比较,现归纳以上三类电平各方面的特点,如表1所列。

2.2各种逻辑电平之间的互连

这三类电平在互连时,首先要考虑的就是它们的电平大小和电平摆幅各不一样,必须使输出电平经过中间的电阻转换网络后落在输入电平的有效范围内。各种电平的摆幅比较如图6所示。

其次,电阻网络要考虑到匹配问题。例如我们知道,当负载是50 Ω接到VCC-2 V 时,

LVPECL 的输出性能是最优的,因此考虑的电阻网络应该与最优负载等效;LVDS 的输入差分阻抗为100 Ω,或者每个单端到虚拟地为50 Ω,该阻抗不提供直流通路,这里意味着LVDS 输入交流阻抗与直流阻抗不等,电阻值的选取还必须根据直流或交流耦合的不同情况作不同的选取。另外,电阻网络还必须与传输线匹配。

另一个问题是电阻网络需要在功耗和速度方面折中考虑:既允许电路在较高的速度下工作,又尽量不出现功耗过大。

下面以图7所示的LVPECL 到LVDS 的直流耦合连接为例,来说明以上所讨论的原则。

传输线阻抗匹配原则:

Z≈R1//(R2+R3)

根据LVPCEL 输出最优性能:

降低LVPECL 摆幅以适应LVDS 的输入范围:Gain=R3/(R2+R3)

根据实际情况,选择满足以上约束条件的电阻值,例如当传输线特征阻抗为50 Ω时,可取R1=120 Ω,R2=58 Ω,R3=20 Ω即能完成互连。

由于LVDS 通常用作并联数据的传输,数据速率为155 Mbps、622 Mbps或1.25 Gbps ;而CML 常用来做串行数据的传输,数据速率为2.5 Gbps或10 Gbps。一般情况

下,在传输系统中没有CML 和LVDS 的互连问题。

结语

本文粗浅地讨论了几种目前应用较多的高速电平技术。复杂高速的通信系统背板,大屏幕


相关文章

  • 数字电路基础知识
  • 电工电子技术及应用教案(9-1) [课题编号] ××-09-01 [课题名称] 数字电路基础知识 [教学目标] 应知: 1.了解数字电路的特点:了解晶体管的开关特性: 2.掌握数字电路常用数制及其相互转换: 3.了解8421BCD 码的表示 ...查看


  • 嵌入式系统基础知识总结
  • 必读:嵌入式系统基础知识总结 2016-07-22电子发烧友网 本文主要介绍嵌入式系统的一些基础知识,希望对各位有帮助. 嵌入式系统基础 1.嵌入式系统的定义 (1)定义:以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能. ...查看


  • 常用模电电路图及分析
  • 如何看懂电路图2--电源电路单元 前 面介绍了电路图中的元器件的作用和符号.一张电路图通常有几十乃至几百个元器件,它们的连线纵横交叉,形式变化多端,初学者往往不知道该从什么地方开始, 怎样才能读懂它.其实电子电路本身有很强的规律性,不管多复 ...查看


  • 如何看懂电路图
  • d 如何看懂电路图2--电源电路单元 前 面介绍了电路图中的元器件的作用和符号.一张电路图通常有几十乃至几百个元器件,它们的连线纵横交叉,形式变化多端,初学者往往不知道该从什么地方开始, 怎样才能读懂它.其实电子电路本身有很强的规律性,不管 ...查看


  • 逻辑门电路的逻辑功能及测试
  • 计 算 机 组 成 原 理 实 验 指 导 书 (数 字 电 路) 实验一 逻辑门电路的逻辑功能及测试------------------------------3 实验二 译码器及应用--------------------------- ...查看


  • 逻辑门电路
  • 逻辑门电路 实现基本和常用逻辑运算的电子电路,叫逻辑门电路. 在数字电路中, 所谓"门"就是只能是先基本逻辑关系的电路. 目录 展开 编辑本段简介 最基本的逻辑关系是与.或.非,最基本的逻辑门是与门.或门.和非门. 实现 ...查看


  • 电子元器件的引脚及参数资料大全
  • LCD1602主要参数,引脚功能及初始化方法LCD1602主要参数,引脚功能及初始化方法 LCD1602液晶显示模块基本技术: 1).主要功能 A. 40通道点阵LCD 驱动; B. 可选择当作行驱动或列驱动; C. 输入/输出信号:输出, ...查看


  • 基本逻辑门电路
  • 第一节 基本逻辑门电路 1.1 门电路的概念: 实现基本和常用逻辑运算的电子电路,叫逻辑门电路.实现与运算的叫与门,实现或运算的叫或门,实现非运算的叫非门,也叫做反相器,等等(用逻辑1表示高电平:用逻辑0表示低电平) 11.2 与门: 逻辑 ...查看


  • 公司笔试面试 模电数电知识
  • 模拟电路 1. 基尔霍夫定理的内容是什么?(仕兰微电子)a. 基尔霍夫电流定律:在电路的任一节点,流入.流出该 节点电流的代数和为零b. 基尔霍夫电压定律:在电路中的任一闭合电路,电压的代数和为零. 2. 平板电容公式(C=εS/4πkd) ...查看


热门内容