一、 多项选择题
5.函数
A.B=C=1
1.下列表达式中不存在竞争冒险的有
A.
B.
C.
D.
2.若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。
A.5
B.6
C.10
D.50
3. 一个16选一的数据选择器,其地址输入(选择控制输入)端有 个。
A.1
B.2
C.4
D.16
4. 下列各函数等式中无冒险现象的函数式有
A. C.
B. D.
,当变量的取值为( )时,将出现冒险现象。
B.B=C=0
C.A=1,C=0
D.A=0,B=0
6.四选一数据选择器的数据输出Y 与数据输入Xi 和地址码Ai 之间的逻辑表达式为Y=
A.
B. D.
C.
7. 一个8选一数据选择器的数据输入端有( )个。
A.1
B.2
C.3
D.4
E.8
8.在下列逻辑电路中,不是组合逻辑电路的有( )。
A. 译码器
B. 编码器
C. 全加器
D. 寄存器
9.八路数据分配器,其地址输入端有( )个。
A.1
B.2
C.3
D.4
E.8
10.组合逻辑电路消除竞争冒险的方法有( )。
A. 修改逻辑设计
B. 在输出端接入滤波电容
C. 后级加缓冲电路
D. 屏蔽输入信号的尖峰干扰
11
.101键盘的编码器输出( )位
二进制代码。
A.2
B.6
C.7
D.8
12.用三线-八线译码器74LS138实现原码输出的8路数据分配器,应:
A. C.
B. D.
13.以下电路中,加以适当辅助门电路,( )适于实现单输出组合逻辑电
路。
A.
二进制译码器
B. 数据选择器
C. 数值比较器
D. 七段显示译码器
14
.用四选一数据选择器实现函
数
A. C.
,应使: B. D.
15.用三线-八线译码器74LS138和辅助门电路实现逻辑函数
,应:
A. C.
B. D.
二、 判断题
1. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
2. 编码与译码是互逆的过程。
正确
错误
3. 二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。 4. 液晶显示器的优点是功耗极小、工作电压低。 5. 液晶显示器可以在完全黑暗的工作环境中使用。
6. 半导体数码显示器的工作电流大,约10mA 左右,因此,需要考虑电流驱动能力问题。
7. 共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
8. 数据选择器和数据分配器的功能正好相反,互为逆过程。 9. 用数据选择器可实现时序逻辑电路。
10. 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
选择题测试 一、选择题
1 欲对全班53个同学用二进制代码编码表示 最少需要( ) 位二进制数。 A.5 B.6 C.10 D.53
2 存储4位二进制信息要 个触发器。 A.2 B.3 C.4 D.8 3 一个触发器可记录一位二进制代码 它有 个稳态。 A.1 B.2 C.3 D.4 4 在 ( )的情况下 “或非” 运算的结果是逻辑 1 。 A 全部输入是0 B 全部输入是1 C 任 一 输入为0 其他输入为1 D 任 一 输入为1 6 在下列逻辑电路中 不是组合逻辑电路的有( D ) 。 A 译码器 B 编码器 C 全加器 D 触发器
7 组合逻辑电路的特点是 B 。 A 输出与以前输入有关 B 输出只由当时输入决定 C 输出与原来输出有关 D 输出由当时和以前输入共同决定 8 数据选择器 某瞬间在选择变量作用下 从多路信号中选出 C 。 A 2路 B 全部 C 1路 D 4路
9 同步计数器和异步计数器比较 同步计数器的显著优点是( A )。 A 工作速度高 B 触发器利用率高 C 电路简单 D 不受时钟CP 控制
10 当电源断掉后又接通后 只读存储器ROM 存储器中的内容( ) 。 A 全部改变 B 全部为0 C 不可预料 D 保持不变
11 基本的逻辑运算是 C 。 A 异或 B 与非 C 与、或、非 D 或非
12 要区分60个数符 至少需 位二进制代码。 A 4 B5 C 6 D 7
13 四变量的卡诺图 每个小方格最多有 C 相邻小方格。 A 2个 B 3个 C 4个 D 5个
14 用二进制异步计数器从0开始计数 计到十进制数178 则最少需要(D)个 触发器。 A 2 B 10 C 7 D 8
15 ‘A ’、‘0、’和‘a ’的ASCII 码分别是 A A 65 、48 和61H B 41 、
30 和61 C 41H 、30 和61 D 41H 、30H 和61
16 当逻辑函数有n 个变量时 共有( ) 个变量取值组合 A. n B. 2n C. n2 D. 2n
17 十进制数25用8421BCD 码表示为( ) 。 A.10 101 B.0010 0101 C.100101 D.10101
18 逻辑函数F= A ⊕ A ⊕B =( ) 。 A. B B.A C. D.
19 存储16位二进制信息要 个触发器。 A.2 B.3 C.4 D.16
20 和二进制数 (1100110111.001) 等值的十六进制数是( ) A. 337.2H B. 637.2H C. 1467.1H D. C37.2H 10 一个6位地址码、8位输出的ROM 其存储矩阵的容量为______________。 A 48 B 64 C 256 D 512
11. 处理 的电子电路是数字电路。 a 交流电压信号 b 时间和幅值上离散的信号 c 时间和幅值上连续变化的信号 d 无法确定
12. 格雷码的优点是 。 a 代码短 b 记忆方便 c 两组相邻代码之间只有一位不同 d 同时具备以上三者
13半导体存储器可分为 和 两大类。 a RAM b DRAM c ROM d EPROM
14从电路结构上看 时序电路必须含有 。 a 门电路 b 存储电路 c RC 电路 d 译码电路 时序电路的逻辑功能不能单由 来描述。
15 A+BC = ( ) 。 A . A+B B. A+C C. A+B • A+C D. B+C 16 以下表达式中符合逻辑运算法则的是 。 A.C ·C=C2 B.1+1=10 C.
0
17 在CP 作用下 欲使D 触发器具有Q^n+1= 的功能 其D 端应接 A.1 B. 0 C. D.
18 多谐振荡器可产生 。 A. 正弦波 B. 矩形脉冲 C. 三角波 D. 锯齿波
19 指出下列各式中哪些是四变量 A,B,C,D 的最小项和最大项( ) 。 A ABC B AB(C+D) C A+B+CD D 以上都错
20.10-4线优先编码器允许同时输入 路编码信号。 a 1 b 9 c 10 d 多
21. 对于T 触发器 若原态 欲使新态 应使输入T= 。 A 0 B 1 C D
22 触发器按其工作状态是否稳定可分为 _____________。 A RS 触发器 JK 触发器 D 触发器 T 触发器 B 双稳态触发器 单稳态触发器 无稳态触发器 C 主从型触发器 维持阻塞型触发器。
23 逻辑是指事物间的( ) 规律。 A 数量 B 主次 C 客观 D 因果 24 基本的逻辑关系有( ) 。 A 与 或 非 B 加, 减, 乘, 除 C 与非, 或非, 与或非 D 与, 或, 异或
25 逻辑变量的取值有( ) 种。 A 10 B 2 C 无数 D 4 26 在逻辑代数基本运算法则中 A+A=( ) 。 A 2A B 1 C A D 0 27 在逻辑运算的基本定律中 A(A+B)=( ) 。 A AB B A C 1 D A+B
28 在逻辑运算的基本定律中 A+AB=( ) 。 A AB B 1 C A D A+B
29 逻辑代数亦称为( ) 。 A 布郎代数 B 数字代数 C 开关代数 D 工具代数
30 除( ) 以外 均属于逻辑代数的基本逻辑形式。 A 与 B 或 C 非 D 异或 31 最大项表达式亦称为( ) 。 A 标准与或式 B 标准或与式 C 标准异或式 D 标准同或式
32 最小项表达式亦称为( ) 。 A 标准与或式 B 标准或与式 C 标准与或非式 D 标准异或式
33 为求一函数的反函数 可以使用( ) 。 A 互补律 B 重叠律 C 同一律 D 反演定理
34 A 1的结果为( ) 。 A A B A 1的和 C 1 D
35 逻辑函数的最简与或式( ) 。 A 只有一个 B 可能有多个 C 肯定有多个 D 个数不确定
36 正逻辑是指( ) 。 A 高电平用1表示 低电平用0表示 B 高电平用0表示 低电平用1表示 C 高电平用1表示 低电平用1表示 D 高电平用0表示 低电平用0表示
37 按导电率可以把材料分为( ) 、( ) 和( ) 。 A 半导体 B 导体 C 超导体 D 绝缘体
38 将与非门当做反相器使用时各输入端连接的方法是( ) 。 A 选一个输入端作为输入 其余的输入端接低电平 B 各输入端并接作为输入 C 选一个输入端作为输入 其余的输入端悬空
39 将或非门当做反相器使用时各输入端连接的方法是( ) 。 A 选一个输入端作为输入 其余的输入端接低电平 B 选一个输入端作为输入 其余的输入端悬空 C 各输入端并接作为输入 D 选一个输入端作为输入 其余的输入端接高电平
40在TTL 类电路中。输入端悬空 ( ) 。 A 等效于低电平 B 既不等效于高电平也不等效于低电平 C 将会导致电路短路 D 等效于高电平
41 TTL 集成电路的多余输入端悬空 相当于( ) 。 A 接低电平 B 高阻态 C 低阻态 D 接高电平
42 CMOS 门电路多余输入端( ) 。 A 不可悬空 B 可悬空或接高电平 C 应接低电平或接地 D 不可与有用端并接 43 若将一个TTL 异或门 设输入端为A 、B 当作反相器使用 则A 、B 端应__________连接。 。 A A 或B 中有一个接高电平1 B A 或B 中有一个接低电平0 C A 和B 并联使用 D 不能实现
44. 最常用的BCD 码是 。 a 5421码 b 8421码 c 余3码 d 循环码
1. 引起组合逻辑电路中竟争与冒险的原因是( ) A 、逻辑关系错; B 、 干扰信号;C 、电路延时; D 、电源不稳定。
2. 组合逻辑电路通常由( )组合而成。 A. 门电路 B. 触发器 C. 计数器 D. 寄存器
3. 指出下列各式中哪个是四变量A、B、C、D的最小项( ) A 、ABC; B 、A+B+C+D; C 、ABCD; D 、A+B+D
4. 逻辑数F=AC+AB+BC,当变量的取值为( )时,将出现冒险现象。 A. B=C=1 B. B=C=0 C. A=1,C=0 D. A=0,B=0 5. 时序逻辑电路中一定是含( ) A. 触发器 B. 组合逻辑电路 C. 移位寄存器 D. 译码器
6. 用几个触发器构成计数器,可得到最大计数长度是( ) A. n B. 2n C . 2n D. 2n-1 7. 当 A=B=0时,能实现Y=1的逻辑运算为:( ) A . Y=AB B .Y=A+B C .Y=A○+B D .BAY+= 8. 二进制(1010)2化为十进制数为:( ) A. 20 B. 10 C. 8 D. 6
9. 下列哪种逻辑表达简化结果是错误的: ( ) A. A+1=A B. A+AB=A C. A1 = A D. AA = A
10. 十进制数4用8421BCD 码表示为:( ) A. 100 B. 0100 C. 0011 D. 11
11. 功能最为齐全、通用性最强的触发器为:( ) A. RS触发器 B. JK触发器 C. T触发器 D. D触发器
12.构成计数器的基本电路是:( ) A. 与门 B. 或门 C. 非门 D. 触发器
13.某个寄存器中有8个触发器,它可存放( )位进制数。 A. 2 B.3 C.8 D.28
14.14.单稳态触发器的工作过程为:( ) A. 稳态→暂态→稳态 B. 第一稳态→第二稳态 C. 第一暂态→第二 暂态 D. 第一暂稳态→第二暂稳态 15.15、是8421BCD 码的是( )。 A 、1010 B 、0101 C 、1100 D 、1101 16、和逻辑式BCAA+ 相等的是( )。 A 、ABC B 、1+BC C 、A D 、BCA+ 17、二输入端的或非门,其输入端为A 、B ,输出端为Y , 则其表达式 Y= ( )。 A 、AB B 、AB C 、BA+ D 、A+B
18、一个T 触发器,在T=1时,加上时钟脉冲,则触发器( )。 A 、保持原态 B 、置0 C 、置1 D 、翻转
19、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( )。 A 、5 B 、6 C 、8 D 、43
20、比较两个一位二进制数A 和B, 当A=B时输出F=1,则F 的表达式是( )。 A 、F=AB B 、BAF= C、BA D 、F=A⊙B
21、逻辑函数F(A,B,C) = AB+B C+CA的最小项标准式为( )。 A 、F(A,B,C)=∑m(0,2,4) B 、F(A,B,C)=∑m(1,5,6,7) C、F(A,B,C)=∑m (0,2,3,4) D 、F(A,B,C)=∑m(3,4,6,7) 22、设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D0D1D2D3的状态是( )。(设A 为高位) A、0111 B 、1000 C 、1010 D 、0101 23、在移位寄存器中采用并行输出比串行输出( )。 A 、快 B 、慢 C 、一样快 D 、不确定 24、用触发器设计一个
24进制的计数器,至少需要( ) 个触发器。 A 、3 B 、4 C 、6 D 、5
25、逻辑函数F=AB和G=A + B满足( )关系。 A 、F=G' B 、F=G C 、F' =G'
26、已知某电路的真值表如下表所示,则该电路的逻辑表达式为 。 (A)CY= (B)ABCY= (C)CABY+= (D)CCBY+= AAAA BBBB CCCC YYYY AAAA BBBB CCCC YYYY 0 0 0 0 1 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1
1 1 1 1 1 27、三输入、八输出译码器,对任一组输入值其有效输出个数为( ) A 、3个 B 、8个 C 、1个 D 、11个
28、JK 触发器要实现Q^n+1=1时,J 、K 端的取值为 (A)J=0,K=1 (B)J=0,K=0 (C)J=1,K=1 (D)J=1,K=0
用555定时器构成单稳态触发器,其输出脉宽为( )。 A 、0.7RC B 、1.1RC C 、1.4RC D 、1.8RC
31、单稳态触发器可作( ) A 、产生正弦波 B 、延时 C 、构成D 触发器 D 、构成JK 触发器
32、在同步计数器中,各触发器状态改变时刻( )。 A 、相同 B 、不相同 C 、与触发器有关 D 、与电平相同
33. 要使JK 触发器的输出Q 从1变成0,它的输入信号JK 应为( )。 A. 00 B. 01 C. 10 D. 无法确定 34. 最小项ABCD 的逻辑相邻最小项是( )。 A. ABCD B. ABCD C. ABCD D. ABCD
35. 组合电路设计的结果一般是要得到( )。 A. 逻辑电路图 B. 电路的逻辑功能 C. 电路的真值表 D. 逻辑函数式
36. 十六路数据选择器,其地址输入端有( )个。
A. 16 B. 2 C. 4 D. 8
37. 同步时序电路和异步时序电路比较,其差异在于后者 。 A. 没有触发器 B. 没有统一的时钟脉冲控制 C. 没有稳定状态 D. 输出只与内部状态有关
38.对于T 触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= 。 A.0 B.1 C.Q D.Q
39. 逻辑变量的取值1和0可以表示:
A. 开关的闭合、断开 B. 电位的高、低 C. 真与假 D. 电流的有、无
40.BCD 码(01010010)转换为十进制数为( ) A: 38 B: 82 C: 52 D: 28 41.十进制数86转换为BCD 码应为( ) A: 01010110 B : 10000110 C :00111001 D :01101000
42.卡诺图中,把8个相邻项合并,能够消除的变量数为( ) A .1个 B .2个 C .3个 D .4个 1、三极管作开关元件时,应工作在( )。 A 、放大区 B 、截止区、饱和区 C 、饱和区、放大区。 答案:B 题型:单选 2、与门的逻辑功能是( )。 A 、全低为高 B 、全高为高 C 、部分高为高 答案:B 题型:单选
3、或非门的逻辑功能是( )。 A 、全低为高 B 、全高为高 C 、部分高为高 答案:A 题型:单选
4、异或门的逻辑功能是( )。 A 、全高为高 B 、相异为高 C 、全低为高 答案:B 题型:单选
5、组合逻辑电路的输出,与电路的原状态( )。 A 、有关 B 、无关 C 、不一定 答案:B 题型:单选
6、时序逻辑电路的输出,与电路的原状态( )。 A 、有关 B 、无关 C 、不一定 答案:A 题型:单选
7、将十进制数9写成二进制数应是( )。 A 、01001 B 、01101 C 、00111
答案:A 题型:单选
8、将二进制数01101写成十进制数应是( )。 A 、15 B 、13 C 、11 答案:B 题型:单选
9、逻辑代数运算中,1+1=( )。 A 、 1 B 、2 C 、3 答案:A 题型:单选
10、逻辑代数运算中,A+A=( )。 A 、 2A B 、A C 、A2 答案:B 题型:单选
11、AB +BC +AC ( ) A 、AB +BC B 、BC +AC C 、AB +AC 答案:A 题型:单选
12、B 非加C 非( ) A 、AB B 、AB C 、A +B 答案:B 题型:单选
13、最常用的显示器件是( )数码显示器。 A 、五段 B 、七段 C 、九段 答案:B 题型:单选
14、触发器按逻辑功能分为( )类。 A 、 3 B 、4 C 、5 答案:C 题型:单选
15、RS 触发器具有( )种逻辑功能。 A 、 1 B 、2 C 、3 答案:C 题型:单选
16、JK 触发器具有( )种逻辑功能。 A 、2 B 、3 C 、4 答案:C 题型:单选
17、由基本RS 触发器组成的数码寄存器清零时,需在触发器( 0. A 、R 端加一正脉冲; B 、R 端加一负脉冲; C 、S 端加一正脉冲; 答案:B 题型:单选
18、在JK 触发器中,当J =0、K =1时,触发器( )。 A 、置1 B 、置0 C 、状态不变 答案:B 题型:单选
19、在D 触发器中,当D =1时,触发器( )。 A 、置1 B 、置0 C 、状态不变 答案:A 题型:单选
20、编码器属于( )逻辑电路。 A 、时序 B 、组合 C 、触发器 答案:B 题型:单选
21、触发器属于( )逻辑电路。 A 、时序 B 、计数器 C 、组合 答案:A 题型:单选
22、一个异步三位二进制加法计数器,当第4个CP 脉冲过后,计数器状态变为( )。 A 、010 B 、100 C 、101 答案:B 题型:单选 23、在T 触发器中,当T =1时,触发器( )。 A 、保持 B 、翻转 C 、置1 答案:B 题型:单选
24、在T ′触发器中,当CP 脉冲到来触发器( )。 A 、置1 B 、置0 C 、翻转 答案:C 题型:单选
25、最基本的逻辑关系有( )种 A 、1 B 、2 C 、3 答案:C 题型:单选 26、逻辑代数运算与普通代数运算( )。 A 、相同 B 、不相同 C 、有的相同,有的不相同 答案:C 题型:单选
27、数字电路比模拟电路抗干扰能力( ) A 、差 B 、 强 C 、相同 答案:B 题型:单选
28、用三极管构成的门电路称为( )门电路。 A 、MOC 型 B 、TTL 型 C 、CMOS 型 答案:B 题型:单选 29、用场效应管构成的门电路称为( )门电路。 A 、MOC 型 B 、TTL 型 C 、CMOS 型 答案:A 题型:单选
30、硅二极管( )用作开关元件。 A 、可以 B 、不可以 答案:A 题型:单选
31、数字电路有( )种电平状态。 A 、1 B 、2 C 、3 答案:B 题型:单选 32、高电平用1表示、低电平用0表示时,称为( )逻辑。 A 、负 B 、正 C 、反 答案:B 题型:单选
一、 多项选择题
5.函数
A.B=C=1
1.下列表达式中不存在竞争冒险的有
A.
B.
C.
D.
2.若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。
A.5
B.6
C.10
D.50
3. 一个16选一的数据选择器,其地址输入(选择控制输入)端有 个。
A.1
B.2
C.4
D.16
4. 下列各函数等式中无冒险现象的函数式有
A. C.
B. D.
,当变量的取值为( )时,将出现冒险现象。
B.B=C=0
C.A=1,C=0
D.A=0,B=0
6.四选一数据选择器的数据输出Y 与数据输入Xi 和地址码Ai 之间的逻辑表达式为Y=
A.
B. D.
C.
7. 一个8选一数据选择器的数据输入端有( )个。
A.1
B.2
C.3
D.4
E.8
8.在下列逻辑电路中,不是组合逻辑电路的有( )。
A. 译码器
B. 编码器
C. 全加器
D. 寄存器
9.八路数据分配器,其地址输入端有( )个。
A.1
B.2
C.3
D.4
E.8
10.组合逻辑电路消除竞争冒险的方法有( )。
A. 修改逻辑设计
B. 在输出端接入滤波电容
C. 后级加缓冲电路
D. 屏蔽输入信号的尖峰干扰
11
.101键盘的编码器输出( )位
二进制代码。
A.2
B.6
C.7
D.8
12.用三线-八线译码器74LS138实现原码输出的8路数据分配器,应:
A. C.
B. D.
13.以下电路中,加以适当辅助门电路,( )适于实现单输出组合逻辑电
路。
A.
二进制译码器
B. 数据选择器
C. 数值比较器
D. 七段显示译码器
14
.用四选一数据选择器实现函
数
A. C.
,应使: B. D.
15.用三线-八线译码器74LS138和辅助门电路实现逻辑函数
,应:
A. C.
B. D.
二、 判断题
1. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
2. 编码与译码是互逆的过程。
正确
错误
3. 二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。 4. 液晶显示器的优点是功耗极小、工作电压低。 5. 液晶显示器可以在完全黑暗的工作环境中使用。
6. 半导体数码显示器的工作电流大,约10mA 左右,因此,需要考虑电流驱动能力问题。
7. 共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
8. 数据选择器和数据分配器的功能正好相反,互为逆过程。 9. 用数据选择器可实现时序逻辑电路。
10. 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
选择题测试 一、选择题
1 欲对全班53个同学用二进制代码编码表示 最少需要( ) 位二进制数。 A.5 B.6 C.10 D.53
2 存储4位二进制信息要 个触发器。 A.2 B.3 C.4 D.8 3 一个触发器可记录一位二进制代码 它有 个稳态。 A.1 B.2 C.3 D.4 4 在 ( )的情况下 “或非” 运算的结果是逻辑 1 。 A 全部输入是0 B 全部输入是1 C 任 一 输入为0 其他输入为1 D 任 一 输入为1 6 在下列逻辑电路中 不是组合逻辑电路的有( D ) 。 A 译码器 B 编码器 C 全加器 D 触发器
7 组合逻辑电路的特点是 B 。 A 输出与以前输入有关 B 输出只由当时输入决定 C 输出与原来输出有关 D 输出由当时和以前输入共同决定 8 数据选择器 某瞬间在选择变量作用下 从多路信号中选出 C 。 A 2路 B 全部 C 1路 D 4路
9 同步计数器和异步计数器比较 同步计数器的显著优点是( A )。 A 工作速度高 B 触发器利用率高 C 电路简单 D 不受时钟CP 控制
10 当电源断掉后又接通后 只读存储器ROM 存储器中的内容( ) 。 A 全部改变 B 全部为0 C 不可预料 D 保持不变
11 基本的逻辑运算是 C 。 A 异或 B 与非 C 与、或、非 D 或非
12 要区分60个数符 至少需 位二进制代码。 A 4 B5 C 6 D 7
13 四变量的卡诺图 每个小方格最多有 C 相邻小方格。 A 2个 B 3个 C 4个 D 5个
14 用二进制异步计数器从0开始计数 计到十进制数178 则最少需要(D)个 触发器。 A 2 B 10 C 7 D 8
15 ‘A ’、‘0、’和‘a ’的ASCII 码分别是 A A 65 、48 和61H B 41 、
30 和61 C 41H 、30 和61 D 41H 、30H 和61
16 当逻辑函数有n 个变量时 共有( ) 个变量取值组合 A. n B. 2n C. n2 D. 2n
17 十进制数25用8421BCD 码表示为( ) 。 A.10 101 B.0010 0101 C.100101 D.10101
18 逻辑函数F= A ⊕ A ⊕B =( ) 。 A. B B.A C. D.
19 存储16位二进制信息要 个触发器。 A.2 B.3 C.4 D.16
20 和二进制数 (1100110111.001) 等值的十六进制数是( ) A. 337.2H B. 637.2H C. 1467.1H D. C37.2H 10 一个6位地址码、8位输出的ROM 其存储矩阵的容量为______________。 A 48 B 64 C 256 D 512
11. 处理 的电子电路是数字电路。 a 交流电压信号 b 时间和幅值上离散的信号 c 时间和幅值上连续变化的信号 d 无法确定
12. 格雷码的优点是 。 a 代码短 b 记忆方便 c 两组相邻代码之间只有一位不同 d 同时具备以上三者
13半导体存储器可分为 和 两大类。 a RAM b DRAM c ROM d EPROM
14从电路结构上看 时序电路必须含有 。 a 门电路 b 存储电路 c RC 电路 d 译码电路 时序电路的逻辑功能不能单由 来描述。
15 A+BC = ( ) 。 A . A+B B. A+C C. A+B • A+C D. B+C 16 以下表达式中符合逻辑运算法则的是 。 A.C ·C=C2 B.1+1=10 C.
0
17 在CP 作用下 欲使D 触发器具有Q^n+1= 的功能 其D 端应接 A.1 B. 0 C. D.
18 多谐振荡器可产生 。 A. 正弦波 B. 矩形脉冲 C. 三角波 D. 锯齿波
19 指出下列各式中哪些是四变量 A,B,C,D 的最小项和最大项( ) 。 A ABC B AB(C+D) C A+B+CD D 以上都错
20.10-4线优先编码器允许同时输入 路编码信号。 a 1 b 9 c 10 d 多
21. 对于T 触发器 若原态 欲使新态 应使输入T= 。 A 0 B 1 C D
22 触发器按其工作状态是否稳定可分为 _____________。 A RS 触发器 JK 触发器 D 触发器 T 触发器 B 双稳态触发器 单稳态触发器 无稳态触发器 C 主从型触发器 维持阻塞型触发器。
23 逻辑是指事物间的( ) 规律。 A 数量 B 主次 C 客观 D 因果 24 基本的逻辑关系有( ) 。 A 与 或 非 B 加, 减, 乘, 除 C 与非, 或非, 与或非 D 与, 或, 异或
25 逻辑变量的取值有( ) 种。 A 10 B 2 C 无数 D 4 26 在逻辑代数基本运算法则中 A+A=( ) 。 A 2A B 1 C A D 0 27 在逻辑运算的基本定律中 A(A+B)=( ) 。 A AB B A C 1 D A+B
28 在逻辑运算的基本定律中 A+AB=( ) 。 A AB B 1 C A D A+B
29 逻辑代数亦称为( ) 。 A 布郎代数 B 数字代数 C 开关代数 D 工具代数
30 除( ) 以外 均属于逻辑代数的基本逻辑形式。 A 与 B 或 C 非 D 异或 31 最大项表达式亦称为( ) 。 A 标准与或式 B 标准或与式 C 标准异或式 D 标准同或式
32 最小项表达式亦称为( ) 。 A 标准与或式 B 标准或与式 C 标准与或非式 D 标准异或式
33 为求一函数的反函数 可以使用( ) 。 A 互补律 B 重叠律 C 同一律 D 反演定理
34 A 1的结果为( ) 。 A A B A 1的和 C 1 D
35 逻辑函数的最简与或式( ) 。 A 只有一个 B 可能有多个 C 肯定有多个 D 个数不确定
36 正逻辑是指( ) 。 A 高电平用1表示 低电平用0表示 B 高电平用0表示 低电平用1表示 C 高电平用1表示 低电平用1表示 D 高电平用0表示 低电平用0表示
37 按导电率可以把材料分为( ) 、( ) 和( ) 。 A 半导体 B 导体 C 超导体 D 绝缘体
38 将与非门当做反相器使用时各输入端连接的方法是( ) 。 A 选一个输入端作为输入 其余的输入端接低电平 B 各输入端并接作为输入 C 选一个输入端作为输入 其余的输入端悬空
39 将或非门当做反相器使用时各输入端连接的方法是( ) 。 A 选一个输入端作为输入 其余的输入端接低电平 B 选一个输入端作为输入 其余的输入端悬空 C 各输入端并接作为输入 D 选一个输入端作为输入 其余的输入端接高电平
40在TTL 类电路中。输入端悬空 ( ) 。 A 等效于低电平 B 既不等效于高电平也不等效于低电平 C 将会导致电路短路 D 等效于高电平
41 TTL 集成电路的多余输入端悬空 相当于( ) 。 A 接低电平 B 高阻态 C 低阻态 D 接高电平
42 CMOS 门电路多余输入端( ) 。 A 不可悬空 B 可悬空或接高电平 C 应接低电平或接地 D 不可与有用端并接 43 若将一个TTL 异或门 设输入端为A 、B 当作反相器使用 则A 、B 端应__________连接。 。 A A 或B 中有一个接高电平1 B A 或B 中有一个接低电平0 C A 和B 并联使用 D 不能实现
44. 最常用的BCD 码是 。 a 5421码 b 8421码 c 余3码 d 循环码
1. 引起组合逻辑电路中竟争与冒险的原因是( ) A 、逻辑关系错; B 、 干扰信号;C 、电路延时; D 、电源不稳定。
2. 组合逻辑电路通常由( )组合而成。 A. 门电路 B. 触发器 C. 计数器 D. 寄存器
3. 指出下列各式中哪个是四变量A、B、C、D的最小项( ) A 、ABC; B 、A+B+C+D; C 、ABCD; D 、A+B+D
4. 逻辑数F=AC+AB+BC,当变量的取值为( )时,将出现冒险现象。 A. B=C=1 B. B=C=0 C. A=1,C=0 D. A=0,B=0 5. 时序逻辑电路中一定是含( ) A. 触发器 B. 组合逻辑电路 C. 移位寄存器 D. 译码器
6. 用几个触发器构成计数器,可得到最大计数长度是( ) A. n B. 2n C . 2n D. 2n-1 7. 当 A=B=0时,能实现Y=1的逻辑运算为:( ) A . Y=AB B .Y=A+B C .Y=A○+B D .BAY+= 8. 二进制(1010)2化为十进制数为:( ) A. 20 B. 10 C. 8 D. 6
9. 下列哪种逻辑表达简化结果是错误的: ( ) A. A+1=A B. A+AB=A C. A1 = A D. AA = A
10. 十进制数4用8421BCD 码表示为:( ) A. 100 B. 0100 C. 0011 D. 11
11. 功能最为齐全、通用性最强的触发器为:( ) A. RS触发器 B. JK触发器 C. T触发器 D. D触发器
12.构成计数器的基本电路是:( ) A. 与门 B. 或门 C. 非门 D. 触发器
13.某个寄存器中有8个触发器,它可存放( )位进制数。 A. 2 B.3 C.8 D.28
14.14.单稳态触发器的工作过程为:( ) A. 稳态→暂态→稳态 B. 第一稳态→第二稳态 C. 第一暂态→第二 暂态 D. 第一暂稳态→第二暂稳态 15.15、是8421BCD 码的是( )。 A 、1010 B 、0101 C 、1100 D 、1101 16、和逻辑式BCAA+ 相等的是( )。 A 、ABC B 、1+BC C 、A D 、BCA+ 17、二输入端的或非门,其输入端为A 、B ,输出端为Y , 则其表达式 Y= ( )。 A 、AB B 、AB C 、BA+ D 、A+B
18、一个T 触发器,在T=1时,加上时钟脉冲,则触发器( )。 A 、保持原态 B 、置0 C 、置1 D 、翻转
19、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( )。 A 、5 B 、6 C 、8 D 、43
20、比较两个一位二进制数A 和B, 当A=B时输出F=1,则F 的表达式是( )。 A 、F=AB B 、BAF= C、BA D 、F=A⊙B
21、逻辑函数F(A,B,C) = AB+B C+CA的最小项标准式为( )。 A 、F(A,B,C)=∑m(0,2,4) B 、F(A,B,C)=∑m(1,5,6,7) C、F(A,B,C)=∑m (0,2,3,4) D 、F(A,B,C)=∑m(3,4,6,7) 22、设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D0D1D2D3的状态是( )。(设A 为高位) A、0111 B 、1000 C 、1010 D 、0101 23、在移位寄存器中采用并行输出比串行输出( )。 A 、快 B 、慢 C 、一样快 D 、不确定 24、用触发器设计一个
24进制的计数器,至少需要( ) 个触发器。 A 、3 B 、4 C 、6 D 、5
25、逻辑函数F=AB和G=A + B满足( )关系。 A 、F=G' B 、F=G C 、F' =G'
26、已知某电路的真值表如下表所示,则该电路的逻辑表达式为 。 (A)CY= (B)ABCY= (C)CABY+= (D)CCBY+= AAAA BBBB CCCC YYYY AAAA BBBB CCCC YYYY 0 0 0 0 1 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1
1 1 1 1 1 27、三输入、八输出译码器,对任一组输入值其有效输出个数为( ) A 、3个 B 、8个 C 、1个 D 、11个
28、JK 触发器要实现Q^n+1=1时,J 、K 端的取值为 (A)J=0,K=1 (B)J=0,K=0 (C)J=1,K=1 (D)J=1,K=0
用555定时器构成单稳态触发器,其输出脉宽为( )。 A 、0.7RC B 、1.1RC C 、1.4RC D 、1.8RC
31、单稳态触发器可作( ) A 、产生正弦波 B 、延时 C 、构成D 触发器 D 、构成JK 触发器
32、在同步计数器中,各触发器状态改变时刻( )。 A 、相同 B 、不相同 C 、与触发器有关 D 、与电平相同
33. 要使JK 触发器的输出Q 从1变成0,它的输入信号JK 应为( )。 A. 00 B. 01 C. 10 D. 无法确定 34. 最小项ABCD 的逻辑相邻最小项是( )。 A. ABCD B. ABCD C. ABCD D. ABCD
35. 组合电路设计的结果一般是要得到( )。 A. 逻辑电路图 B. 电路的逻辑功能 C. 电路的真值表 D. 逻辑函数式
36. 十六路数据选择器,其地址输入端有( )个。
A. 16 B. 2 C. 4 D. 8
37. 同步时序电路和异步时序电路比较,其差异在于后者 。 A. 没有触发器 B. 没有统一的时钟脉冲控制 C. 没有稳定状态 D. 输出只与内部状态有关
38.对于T 触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= 。 A.0 B.1 C.Q D.Q
39. 逻辑变量的取值1和0可以表示:
A. 开关的闭合、断开 B. 电位的高、低 C. 真与假 D. 电流的有、无
40.BCD 码(01010010)转换为十进制数为( ) A: 38 B: 82 C: 52 D: 28 41.十进制数86转换为BCD 码应为( ) A: 01010110 B : 10000110 C :00111001 D :01101000
42.卡诺图中,把8个相邻项合并,能够消除的变量数为( ) A .1个 B .2个 C .3个 D .4个 1、三极管作开关元件时,应工作在( )。 A 、放大区 B 、截止区、饱和区 C 、饱和区、放大区。 答案:B 题型:单选 2、与门的逻辑功能是( )。 A 、全低为高 B 、全高为高 C 、部分高为高 答案:B 题型:单选
3、或非门的逻辑功能是( )。 A 、全低为高 B 、全高为高 C 、部分高为高 答案:A 题型:单选
4、异或门的逻辑功能是( )。 A 、全高为高 B 、相异为高 C 、全低为高 答案:B 题型:单选
5、组合逻辑电路的输出,与电路的原状态( )。 A 、有关 B 、无关 C 、不一定 答案:B 题型:单选
6、时序逻辑电路的输出,与电路的原状态( )。 A 、有关 B 、无关 C 、不一定 答案:A 题型:单选
7、将十进制数9写成二进制数应是( )。 A 、01001 B 、01101 C 、00111
答案:A 题型:单选
8、将二进制数01101写成十进制数应是( )。 A 、15 B 、13 C 、11 答案:B 题型:单选
9、逻辑代数运算中,1+1=( )。 A 、 1 B 、2 C 、3 答案:A 题型:单选
10、逻辑代数运算中,A+A=( )。 A 、 2A B 、A C 、A2 答案:B 题型:单选
11、AB +BC +AC ( ) A 、AB +BC B 、BC +AC C 、AB +AC 答案:A 题型:单选
12、B 非加C 非( ) A 、AB B 、AB C 、A +B 答案:B 题型:单选
13、最常用的显示器件是( )数码显示器。 A 、五段 B 、七段 C 、九段 答案:B 题型:单选
14、触发器按逻辑功能分为( )类。 A 、 3 B 、4 C 、5 答案:C 题型:单选
15、RS 触发器具有( )种逻辑功能。 A 、 1 B 、2 C 、3 答案:C 题型:单选
16、JK 触发器具有( )种逻辑功能。 A 、2 B 、3 C 、4 答案:C 题型:单选
17、由基本RS 触发器组成的数码寄存器清零时,需在触发器( 0. A 、R 端加一正脉冲; B 、R 端加一负脉冲; C 、S 端加一正脉冲; 答案:B 题型:单选
18、在JK 触发器中,当J =0、K =1时,触发器( )。 A 、置1 B 、置0 C 、状态不变 答案:B 题型:单选
19、在D 触发器中,当D =1时,触发器( )。 A 、置1 B 、置0 C 、状态不变 答案:A 题型:单选
20、编码器属于( )逻辑电路。 A 、时序 B 、组合 C 、触发器 答案:B 题型:单选
21、触发器属于( )逻辑电路。 A 、时序 B 、计数器 C 、组合 答案:A 题型:单选
22、一个异步三位二进制加法计数器,当第4个CP 脉冲过后,计数器状态变为( )。 A 、010 B 、100 C 、101 答案:B 题型:单选 23、在T 触发器中,当T =1时,触发器( )。 A 、保持 B 、翻转 C 、置1 答案:B 题型:单选
24、在T ′触发器中,当CP 脉冲到来触发器( )。 A 、置1 B 、置0 C 、翻转 答案:C 题型:单选
25、最基本的逻辑关系有( )种 A 、1 B 、2 C 、3 答案:C 题型:单选 26、逻辑代数运算与普通代数运算( )。 A 、相同 B 、不相同 C 、有的相同,有的不相同 答案:C 题型:单选
27、数字电路比模拟电路抗干扰能力( ) A 、差 B 、 强 C 、相同 答案:B 题型:单选
28、用三极管构成的门电路称为( )门电路。 A 、MOC 型 B 、TTL 型 C 、CMOS 型 答案:B 题型:单选 29、用场效应管构成的门电路称为( )门电路。 A 、MOC 型 B 、TTL 型 C 、CMOS 型 答案:A 题型:单选
30、硅二极管( )用作开关元件。 A 、可以 B 、不可以 答案:A 题型:单选
31、数字电路有( )种电平状态。 A 、1 B 、2 C 、3 答案:B 题型:单选 32、高电平用1表示、低电平用0表示时,称为( )逻辑。 A 、负 B 、正 C 、反 答案:B 题型:单选