第二章 逻辑门电路 作业及参考答案
(2008.10.15、16)
P92:
2-5 图2-74所示逻辑门均为CMOS 门电路,二极管均为硅管。试分析各电路的逻辑功能,写出输出F 1~F4的逻辑表达式。
(a ) (b )
(C ) (D )
解:
(a )F 1=ABCD (b )F 2=A +B +C +D +E (c )F 3=ABC +DEF =ABCDEF (d )F 4=A +B +C +D +E P93:
2-6 上题中使用的扩展功能的方法能否用于TTL 门电路?试说明理由。 答:(a )不可以。如果VDD 改为5V 即可。
(b )不可以。100kΩ大于开门电阻R ON ,所以当CDE 均为低电平时,或非
门最下方的输入端仍然为高电平。
(c )可以,F 3输出高电平电压为3.6V-0.7V=2.9V。 (d )不可以。如果VDD 改为5V 即可。
2-8 根据图2-76(a )所示TTL 与非门的电压传输特性、输入特性、输出特性和输入端敷在特性,求出图2-76(b )中的输出电压v 01~v 07的大小。
解:
v 01=0. 2V
v 06=3. 6V v 02=3. 6V
v 07=0. 4V v 03=0. 4V v 04=3. 6V v 05=3. 6V
P94:
2-10 用OC 与非门实现的电路如图2-78所示,分析逻辑功能,写出逻辑表达式。
图2-78
解: F =AC ∙BD =AC +BD
P95:
2-13 已知门电路及其输入A 、B 的波形如图2-81所示,试分别写出输出F 1~F5的逻辑函数表达式,并画出它们的波形图。
解:分别列出F 1~F5函数表达式如下:
F 1=AB F 2=A +B F 3=A +B =AB F 4=A ∙B =A +B F 5=A ⊕B 然后画出F 1~F5的波形图如下:
2-16 由TTL 门和CMOS 门构成的电路如图2-84所示,试分别写出逻辑表达式或逻辑值。
解:
F 1=AB F 2=A F 3=1F 4=B
P96:
2-17 已知发光二极管导通时的电压降约为2.0V ,正常发光时需要约5mA 的电流。当发光二极管如图2-85那样连接时,试确定上拉电阻R 的电阻值。
解:R ≈V CC -2V 3V ==0. 6k Ω=600Ω(忽略门电路输出低电平V OL ) 5mA 5mA
第二章 逻辑门电路 作业及参考答案
(2008.10.15、16)
P92:
2-5 图2-74所示逻辑门均为CMOS 门电路,二极管均为硅管。试分析各电路的逻辑功能,写出输出F 1~F4的逻辑表达式。
(a ) (b )
(C ) (D )
解:
(a )F 1=ABCD (b )F 2=A +B +C +D +E (c )F 3=ABC +DEF =ABCDEF (d )F 4=A +B +C +D +E P93:
2-6 上题中使用的扩展功能的方法能否用于TTL 门电路?试说明理由。 答:(a )不可以。如果VDD 改为5V 即可。
(b )不可以。100kΩ大于开门电阻R ON ,所以当CDE 均为低电平时,或非
门最下方的输入端仍然为高电平。
(c )可以,F 3输出高电平电压为3.6V-0.7V=2.9V。 (d )不可以。如果VDD 改为5V 即可。
2-8 根据图2-76(a )所示TTL 与非门的电压传输特性、输入特性、输出特性和输入端敷在特性,求出图2-76(b )中的输出电压v 01~v 07的大小。
解:
v 01=0. 2V
v 06=3. 6V v 02=3. 6V
v 07=0. 4V v 03=0. 4V v 04=3. 6V v 05=3. 6V
P94:
2-10 用OC 与非门实现的电路如图2-78所示,分析逻辑功能,写出逻辑表达式。
图2-78
解: F =AC ∙BD =AC +BD
P95:
2-13 已知门电路及其输入A 、B 的波形如图2-81所示,试分别写出输出F 1~F5的逻辑函数表达式,并画出它们的波形图。
解:分别列出F 1~F5函数表达式如下:
F 1=AB F 2=A +B F 3=A +B =AB F 4=A ∙B =A +B F 5=A ⊕B 然后画出F 1~F5的波形图如下:
2-16 由TTL 门和CMOS 门构成的电路如图2-84所示,试分别写出逻辑表达式或逻辑值。
解:
F 1=AB F 2=A F 3=1F 4=B
P96:
2-17 已知发光二极管导通时的电压降约为2.0V ,正常发光时需要约5mA 的电流。当发光二极管如图2-85那样连接时,试确定上拉电阻R 的电阻值。
解:R ≈V CC -2V 3V ==0. 6k Ω=600Ω(忽略门电路输出低电平V OL ) 5mA 5mA