电子秒表电路的设计

电子秒表电路的设计

作者:dolphin时间:2011-05-05浏览次数:8841

一、 实验目的

1 、学习数字电路中基本RS 触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。 2 、学习电子秒表的调试方法。 二、 实验原理

图11 -1 为电子秒表的电原理图。按功能分成四个单元电路进行分析。

1、 基本RS 触发器

图11 -1 中单元I 为用集成与非门构成的基本RS 触发器。属低电平直接触发的触发器,有直接置位、复位的功能 。

它的一路输出

作为单稳态触发器的输入,另一路输出Q 作为与非门5 的输入控制信号。

按动按钮开关K2 (接地),则门1 输出 =1 ;门2 输出Q =0 ,K2 复位后Q 、

状态保持不变。再按动按钮开关K1 , 则Q 由0 变为1 ,门5 开启, 为计数器启动作好准备。 由1 变0 ,送出负脉冲,启动单稳态触发器工作。 基本RS 触发器在电子秒表中的职能是启动和停止秒表的工作。 2、 单稳态触发器

图11 -1 中单元Ⅱ为用集成与非门构成的微分型单稳态触发器,图11 -2 为各点波形图。

单稳态触发器的输入触发负脉冲信号vi 由基本RS 触发器

端提供,输出负脉冲vO 通过非门加到计数器的清除端R 。

静态时,门4 应处于截止状态,故电阻R 必须小于门的关门电阻ROff 。定时元件RC 取值不同,输出脉冲宽度也不同。当触发脉冲宽度小于输出脉冲宽度时,可以省去输入微分电路的RP 和CP 。

单稳态触发器在电子秒表中的职能是为计数器提供清零信号。 3、 时钟发生器

图11 -1 中单元Ⅲ为用555 定时器构成的多谐振荡器,是一种性能较好的时钟源。

调节电位器 RW ,使在输出端3 获得频率为50HZ 的矩形波信号,当基本RS 触发器Q =1 时,门5 开启,此时50HZ 脉冲信号通过门5 作为计数脉冲加于计数器①的计数输入端CP2 。

图11-2单稳态触发器波形图 图11-3 74LS90引脚排列 4、 计数及译码显示

二—五—十 进制加法计数器74LS90 构成电子秒表的计数单元,如图11 -1 中单元Ⅳ所示。其中计数器①接成五进制形式,对频率为50HZ 的时钟脉冲进行五分频,在输出端QD 取得周期为0.1S 的矩形脉冲,作为计数器②的时钟输入。计数器②及计数器③接成8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1 ~0.9 秒;1 ~9 秒计时。 注:集成异步计数器74LS90

74LS90 是异步二—五—十 进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。

图11 -3 为74LS90 引脚排列,表11 -1 为功能表。

通过不同的连接方式,74LS90 可以实现四种不同的逻辑功能;而且还可借助R0 (1) 、R0 (2) 对计数器清零,借助S9 (1) 、S9 (2) 将计数器置9 。其具体功能详述如下:

(1) 计数脉冲从CP1 输入,QA 作为输出端,为二进制计数器。

(2) 计数脉冲从CP2 输入,QD QC QB 作为输出端,为异步五进制加法计数器。

二进制计数

1 ↓

QD QC QB 输出 五进制计数 ↓ QA

QD QC QB QA 输出8421BCD 码 十进制计数 QD ↓

QA QD QC QB 输出5421BCD 码 十进制计数 1 1 不 变

保 持

(3) 若将CP2 和QA 相连,计数脉冲由CP1 输入,QD 、QC 、QB 、QA 作为输出端,则构成异步8421 码十进制加法计数器。

(4) 若将CP1 与QD 相连,计数脉冲由CP2 输入, QA 、QD 、QC 、QB 作为输出端,则构成异步5421 码十进制加法计数器。 (5) 清零、置9 功能。 a) 异步清零

当R0 (1) 、R0 (2) 均为“1 ”;S9 (1) 、S9 (2) 中有“0 ”时,实现异步清零功能,即QD QC QB QA =0000 。 b) 置9 功能

当S9 (1) 、S9 (2) 均为“1 ”;R0 (1) 、R0 (2) 中有“0 ”时,实现置9 功能,即QD QC QB QA =1001 。 三、 实验设备及器件

1 、+5V 直流电源 2 、双踪示波器 3 、直流数字电压表 4 、数字频率计 5 、单次脉冲源 6 、连续脉冲源

7 、逻辑电平开关 8 、逻辑电平显示器 9 、译码显示器

10 、74LS00 ×2 555 ×1 74LS90 ×3 电位器、电阻、电容若干 四、 实验内容

由于实验电路中使用器件较多,实验前必须合理安排各器件在实验装置上的位置,使电路逻辑清楚,接线较短。

实验时,应按照实验任务的次序,将各单元电路逐个进行接线和调试,即分别测试基本RS 触发器、单稳态触发器、时钟发生器及计数器的逻辑功能,待各单元电路工作正常后,再将有关电路逐级连接起来进行测试„„,直到测试电子秒表整个电路的功能。

这样的测试方法有利于检查和排除故障,保证实验顺利进行。 1、 基本RS 触发器的测试

将图1 的两个输出端接逻辑电平显示,按动按钮开关K2 (接地),记下Q 和

的值,按动按钮开关K1 , Q 和

的值。

2、 单稳态触发器的测试 动态测试

输入端接1KHZ 连续脉冲源,用示波器观察并描绘D 点(VD 、)F 点(V0 )波形,如嫌单稳输出脉冲持续时间太短,难以观察,可适当加大微分电容C (如改为0.1 μ)待测试完毕,再恢复4700P 。 3、 时钟发生器的测试

用示波器观察输出电压波形并测量其频率,调节RW ,使输出矩形波频率为50Hz 。 4、 计数器的测试

(1) 计数器①接成五进制形式,RO (1) 、RO (2) 、S9 (1) 、S9 (2) 接逻辑开关输出插口,CP2 接单次脉冲源,CP1 接高电平“1 ”,QD ~QA

接实验设备

上译码显示输入端D 、C 、B 、A, 按表11 -1 测试其逻辑功能,记录之。 (2) 计数器②及计数器③接成8421 码十进制形式,同内容(1 )进行逻辑功能测试。记录之。

(3) 将计数器①、②、③级连,进行逻辑功能测试。记录之。

5、 电子秒表的整体测试

各单元电路测试正常后,按图11 -1 把几个单元电路连接起来,进行电子秒表的总体测试。

先按一下按钮开关K2 ,此时电子秒表不工作,再按一下按钮开关K1 ,则计数器清零后便开始计时,观察数码管显示计数情况是否正常,如不需要计时或暂停计时,按一下开关K2 ,计时立即停止,但数码管保留所计时之值。 6、 电子秒表准确度的测试

利用电子钟或手表的秒计时对电子秒表进行校准。 五、 数据记录及分析

1、 基本RS 触发器的测试 操作 Q 的值 的值 按动K2 0 1

按动K1 1 0

基本RS 触发器实现了启动和停止秒表的作用。 2、 单稳态触发器的测试 示波器输出波形为

单稳态触发器实现了为计数器提供清零信号的作用。 3、 时钟发生器的测试 示波器输出波形为

调节RW 使得输出波形的频率为50HZ 。用555 定时器构成的多谐振荡器,作为时钟源。

4、 计数器的测试

计数器①接成五进制形式,则数码管的输出为0 ~4s 。计数器②及计数器③接成8421 码十进制形式,则数码显示的输出为0.1 ~9.9s 。 为什么能实现0.1 ~9.9s ?

计数器②接成8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1 ~0.9s ;计数器③接成8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示1 ~9s 计时。则两计数器合在一起,可实现0.1 ~9.9s 计数。 六、 实验心得体会

通过本次实验学习了数字电路中基本RS 触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用和学习电子秒表的调试方法。培养了大家独立思考问题、解决问题的

电子秒表电路的设计

作者:dolphin时间:2011-05-05浏览次数:8841

一、 实验目的

1 、学习数字电路中基本RS 触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。 2 、学习电子秒表的调试方法。 二、 实验原理

图11 -1 为电子秒表的电原理图。按功能分成四个单元电路进行分析。

1、 基本RS 触发器

图11 -1 中单元I 为用集成与非门构成的基本RS 触发器。属低电平直接触发的触发器,有直接置位、复位的功能 。

它的一路输出

作为单稳态触发器的输入,另一路输出Q 作为与非门5 的输入控制信号。

按动按钮开关K2 (接地),则门1 输出 =1 ;门2 输出Q =0 ,K2 复位后Q 、

状态保持不变。再按动按钮开关K1 , 则Q 由0 变为1 ,门5 开启, 为计数器启动作好准备。 由1 变0 ,送出负脉冲,启动单稳态触发器工作。 基本RS 触发器在电子秒表中的职能是启动和停止秒表的工作。 2、 单稳态触发器

图11 -1 中单元Ⅱ为用集成与非门构成的微分型单稳态触发器,图11 -2 为各点波形图。

单稳态触发器的输入触发负脉冲信号vi 由基本RS 触发器

端提供,输出负脉冲vO 通过非门加到计数器的清除端R 。

静态时,门4 应处于截止状态,故电阻R 必须小于门的关门电阻ROff 。定时元件RC 取值不同,输出脉冲宽度也不同。当触发脉冲宽度小于输出脉冲宽度时,可以省去输入微分电路的RP 和CP 。

单稳态触发器在电子秒表中的职能是为计数器提供清零信号。 3、 时钟发生器

图11 -1 中单元Ⅲ为用555 定时器构成的多谐振荡器,是一种性能较好的时钟源。

调节电位器 RW ,使在输出端3 获得频率为50HZ 的矩形波信号,当基本RS 触发器Q =1 时,门5 开启,此时50HZ 脉冲信号通过门5 作为计数脉冲加于计数器①的计数输入端CP2 。

图11-2单稳态触发器波形图 图11-3 74LS90引脚排列 4、 计数及译码显示

二—五—十 进制加法计数器74LS90 构成电子秒表的计数单元,如图11 -1 中单元Ⅳ所示。其中计数器①接成五进制形式,对频率为50HZ 的时钟脉冲进行五分频,在输出端QD 取得周期为0.1S 的矩形脉冲,作为计数器②的时钟输入。计数器②及计数器③接成8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1 ~0.9 秒;1 ~9 秒计时。 注:集成异步计数器74LS90

74LS90 是异步二—五—十 进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。

图11 -3 为74LS90 引脚排列,表11 -1 为功能表。

通过不同的连接方式,74LS90 可以实现四种不同的逻辑功能;而且还可借助R0 (1) 、R0 (2) 对计数器清零,借助S9 (1) 、S9 (2) 将计数器置9 。其具体功能详述如下:

(1) 计数脉冲从CP1 输入,QA 作为输出端,为二进制计数器。

(2) 计数脉冲从CP2 输入,QD QC QB 作为输出端,为异步五进制加法计数器。

二进制计数

1 ↓

QD QC QB 输出 五进制计数 ↓ QA

QD QC QB QA 输出8421BCD 码 十进制计数 QD ↓

QA QD QC QB 输出5421BCD 码 十进制计数 1 1 不 变

保 持

(3) 若将CP2 和QA 相连,计数脉冲由CP1 输入,QD 、QC 、QB 、QA 作为输出端,则构成异步8421 码十进制加法计数器。

(4) 若将CP1 与QD 相连,计数脉冲由CP2 输入, QA 、QD 、QC 、QB 作为输出端,则构成异步5421 码十进制加法计数器。 (5) 清零、置9 功能。 a) 异步清零

当R0 (1) 、R0 (2) 均为“1 ”;S9 (1) 、S9 (2) 中有“0 ”时,实现异步清零功能,即QD QC QB QA =0000 。 b) 置9 功能

当S9 (1) 、S9 (2) 均为“1 ”;R0 (1) 、R0 (2) 中有“0 ”时,实现置9 功能,即QD QC QB QA =1001 。 三、 实验设备及器件

1 、+5V 直流电源 2 、双踪示波器 3 、直流数字电压表 4 、数字频率计 5 、单次脉冲源 6 、连续脉冲源

7 、逻辑电平开关 8 、逻辑电平显示器 9 、译码显示器

10 、74LS00 ×2 555 ×1 74LS90 ×3 电位器、电阻、电容若干 四、 实验内容

由于实验电路中使用器件较多,实验前必须合理安排各器件在实验装置上的位置,使电路逻辑清楚,接线较短。

实验时,应按照实验任务的次序,将各单元电路逐个进行接线和调试,即分别测试基本RS 触发器、单稳态触发器、时钟发生器及计数器的逻辑功能,待各单元电路工作正常后,再将有关电路逐级连接起来进行测试„„,直到测试电子秒表整个电路的功能。

这样的测试方法有利于检查和排除故障,保证实验顺利进行。 1、 基本RS 触发器的测试

将图1 的两个输出端接逻辑电平显示,按动按钮开关K2 (接地),记下Q 和

的值,按动按钮开关K1 , Q 和

的值。

2、 单稳态触发器的测试 动态测试

输入端接1KHZ 连续脉冲源,用示波器观察并描绘D 点(VD 、)F 点(V0 )波形,如嫌单稳输出脉冲持续时间太短,难以观察,可适当加大微分电容C (如改为0.1 μ)待测试完毕,再恢复4700P 。 3、 时钟发生器的测试

用示波器观察输出电压波形并测量其频率,调节RW ,使输出矩形波频率为50Hz 。 4、 计数器的测试

(1) 计数器①接成五进制形式,RO (1) 、RO (2) 、S9 (1) 、S9 (2) 接逻辑开关输出插口,CP2 接单次脉冲源,CP1 接高电平“1 ”,QD ~QA

接实验设备

上译码显示输入端D 、C 、B 、A, 按表11 -1 测试其逻辑功能,记录之。 (2) 计数器②及计数器③接成8421 码十进制形式,同内容(1 )进行逻辑功能测试。记录之。

(3) 将计数器①、②、③级连,进行逻辑功能测试。记录之。

5、 电子秒表的整体测试

各单元电路测试正常后,按图11 -1 把几个单元电路连接起来,进行电子秒表的总体测试。

先按一下按钮开关K2 ,此时电子秒表不工作,再按一下按钮开关K1 ,则计数器清零后便开始计时,观察数码管显示计数情况是否正常,如不需要计时或暂停计时,按一下开关K2 ,计时立即停止,但数码管保留所计时之值。 6、 电子秒表准确度的测试

利用电子钟或手表的秒计时对电子秒表进行校准。 五、 数据记录及分析

1、 基本RS 触发器的测试 操作 Q 的值 的值 按动K2 0 1

按动K1 1 0

基本RS 触发器实现了启动和停止秒表的作用。 2、 单稳态触发器的测试 示波器输出波形为

单稳态触发器实现了为计数器提供清零信号的作用。 3、 时钟发生器的测试 示波器输出波形为

调节RW 使得输出波形的频率为50HZ 。用555 定时器构成的多谐振荡器,作为时钟源。

4、 计数器的测试

计数器①接成五进制形式,则数码管的输出为0 ~4s 。计数器②及计数器③接成8421 码十进制形式,则数码显示的输出为0.1 ~9.9s 。 为什么能实现0.1 ~9.9s ?

计数器②接成8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1 ~0.9s ;计数器③接成8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示1 ~9s 计时。则两计数器合在一起,可实现0.1 ~9.9s 计数。 六、 实验心得体会

通过本次实验学习了数字电路中基本RS 触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用和学习电子秒表的调试方法。培养了大家独立思考问题、解决问题的


相关文章

  • 数字电子技术课程设计--电子秒表电路
  • 课 程 设 计 任 务 书 一. 设计题目 电子秒表电路 二. 主要内容及要求 要求设计一个数字秒表,用于短时间测量,适用于田径比赛等竞技场合计时使用. (1)计时范围:0~10分钟 (2)显示分辨率为1s/10. (3 计时 三. 进度安 ...查看


  • 电子秒表的设计报告
  • 电子秒表电路设计实验报告 学生姓名: 如孜江·库万 学 号:2011130215 专 业:通信工程 年级.班级:2011年级3班 实验项目:电子秒表电路设计 实验类型:设计 实验时间: 实验指导老师: 实验评分: 一. 实验目的 1.进一步 ...查看


  • 单片机原理及接口技术电子秒表课程设计
  • <单片机原理及接口技术>课程设计 --单片机秒表的设计 学 院: 机电工程学院 专业班级: 10 级电气工程二班 姓 学 名: 姚杜村 号: 1002120208 杨坤漓 指导教师: 宋东亚 时 间:2012 年 11 月 20 ...查看


  • 数字秒表课程设计 1
  • 安徽科技学院 机电与车辆工程学院 课程教学实习(设计)总结 实习内容: 数字秒表课程设计 实习地点: 工程训练中心 实习时间: 2012 学年第一学期第 13-14 周 学 号: 1665100213 姓 名: 李芳 专 业:电子信息工程 ...查看


  • 电子秒表实验报告
  • 电子技术设计性 实训报告 学 号: 211002146 姓 名: 邱富烨 同 组 人: 夏文彬 班 级: 指导老师: 林雪健 日 期: 2012.09.07 目 录 一.实训目的------------------------------- ...查看


  • 数字电子技术----电子秒表课程设计
  • 通过以下五个练习熟悉使用multism软件. 1. 试利用138译码器产生一组多输出逻辑函数. 2 图1-1 根据EDA的仿真结果,我了解到三个控制输入端S1,\S2,\S3的状态决定了电路的状态.当S1=1,\S2=\S3=0时,译码器处 ...查看


  • 数字秒表实验报告
  • 电子技术综合课程设计 课 程: 题 目: 所属院(系) 姓 名 学 号: 指导老师 完成地点 实习时间 数字式秒表 一. 任务和要求: 设计并制作一个数字式秒表,要求如下: 1.用三位数码管及一个LED发光二极管显示秒表计时,格式如下: 开 ...查看


  • 电子科技大学电子技术综合实验秒表实验报告
  • 现代电子技术综合实验 电子秒表设计 学生姓名:学 号:指导老师:学 院:提交时间: 摘要 本文介绍了使用VHDL开发FPGA的一般流程,重点介绍了电子秒表的设计.该设计以VHDL作为硬件开发语言,以ISE作为软件开发平台,准确地实现了秒表计 ...查看


  • 数字秒表课程设计
  • 摘 要 当前电子系统的设计正朝着速度快,容量大,体积小,质量轻,用电省的方向发展.推动该潮流迅速发展的决定性因素就是使用了现代化的EDA [1]设计工具.本论文先确定了系统的逻辑功能,建立算法流程,选择电路结构,然后确定并设计电路所需的数据 ...查看


热门内容